單RAM多模塊數(shù)據(jù)的緩存方法
基本信息

| 申請?zhí)?/td> | CN202110288714.7 | 申請日 | - |
| 公開(公告)號 | CN113076061A | 公開(公告)日 | 2021-07-06 |
| 申請公布號 | CN113076061A | 申請公布日 | 2021-07-06 |
| 分類號 | G06F3/06(2006.01)I;G06F12/0871(2016.01)I;G06F1/3234(2019.01)I | 分類 | 計算;推算;計數(shù); |
| 發(fā)明人 | 何磊 | 申請(專利權(quán))人 | 四川和芯微電子股份有限公司 |
| 代理機構(gòu) | - | 代理人 | - |
| 地址 | 610041四川省成都市高新區(qū)吉泰路33號A座9樓 | ||
| 法律狀態(tài) | - | ||
摘要

| 摘要 | 本發(fā)明公開了一種單RAM多模塊數(shù)據(jù)的緩存方法,其包括如下步驟:a.確定緩存于RAM內(nèi)的模塊數(shù)據(jù)的數(shù)量N,并根據(jù)USB內(nèi)的數(shù)據(jù)傳輸速度M與實際系統(tǒng)時鐘L,確定RAM內(nèi)數(shù)據(jù)傳輸所需的位寬A;b.將N個模塊數(shù)據(jù)分別按優(yōu)先級別加上ACK反饋標識,每個所述ACK反饋標識均包含有優(yōu)先級別信息;c.將加上ACK反饋標識的N個模塊數(shù)據(jù)分別緩存至RAM內(nèi);d.按照優(yōu)先級別依次對RAM內(nèi)的N個模塊數(shù)據(jù)進行讀/寫。本發(fā)明的單RAM多模塊數(shù)據(jù)的緩存方法實現(xiàn)了單個RAM對多模塊數(shù)據(jù)的緩存,減小了RAM所占用的芯片面積,相應(yīng)減少了芯片的功耗,延長了芯片的使用壽命。 |





