一種基于FPGA的USB3.0物理層收發(fā)裝置

基本信息

申請?zhí)?/td> CN202010828228.5 申請日 -
公開(公告)號 CN112084736A 公開(公告)日 2020-12-15
申請公布號 CN112084736A 申請公布日 2020-12-15
分類號 G06F30/347(2020.01)I 分類 計算;推算;計數(shù);
發(fā)明人 陳亮;柴紅剛;范俊;夏陳軍 申請(專利權(quán))人 武漢匯迪森信息技術(shù)有限公司
代理機構(gòu) 武漢藍寶石專利代理事務(wù)所(特殊普通合伙) 代理人 武漢匯迪森信息技術(shù)有限公司
地址 430000湖北省武漢市東湖新技術(shù)開發(fā)區(qū)武大園四路3號國家地球空間信息產(chǎn)業(yè)基地II區(qū)七期B3樓6樓28號
法律狀態(tài) -

摘要

摘要 本發(fā)明公開一種基于FPGA的USB3.0物理層收發(fā)裝置及方法,所述裝置配置有物理層接口模塊、Serdes IP核模塊、初始化管理模塊、參數(shù)配置模塊、數(shù)據(jù)轉(zhuǎn)換模塊、Rx濾波模塊、Elastic buffer模塊、LFPS產(chǎn)生模塊;初始復(fù)位操作完成后進行Serdes IP核的參數(shù)初始配置;生成LFPS信號發(fā)送到對端USB設(shè)備,將對端USB設(shè)備的LFPS信號轉(zhuǎn)換后進行濾波操作,產(chǎn)生USB3.0控制器能夠識別的LFPS信號;將對端USB設(shè)備發(fā)送的數(shù)據(jù)包緩存并進行補償修正后轉(zhuǎn)換數(shù)據(jù)格式發(fā)送到USB3.0控制器或者將USB3.0控制器發(fā)送的數(shù)據(jù)包轉(zhuǎn)換數(shù)據(jù)格式后發(fā)送到對端USB設(shè)備;本發(fā)明通過所述裝置執(zhí)行上述方法,將各模塊在FPGA內(nèi)部實現(xiàn)USB3.0物理層收發(fā)裝置,簡化PCB硬件系統(tǒng)設(shè)計的復(fù)雜性,提升高速系統(tǒng)的穩(wěn)定性,降低成本。??