一種基于FPGA的USB3.0物理層調(diào)試裝置及方法
基本信息

| 申請?zhí)?/td> | CN202010765671.2 | 申請日 | - |
| 公開(公告)號 | CN112015606A | 公開(公告)日 | 2020-12-01 |
| 申請公布號 | CN112015606A | 申請公布日 | 2020-12-01 |
| 分類號 | G06F11/22(2006.01)I | 分類 | 計算;推算;計數(shù); |
| 發(fā)明人 | 陳亮;柴紅剛;范俊;夏陳軍 | 申請(專利權(quán))人 | 武漢匯迪森信息技術(shù)有限公司 |
| 代理機構(gòu) | 武漢藍寶石專利代理事務所(特殊普通合伙) | 代理人 | 武漢匯迪森信息技術(shù)有限公司 |
| 地址 | 430000湖北省武漢市東湖新技術(shù)開發(fā)區(qū)武大園四路3號國家地球空間信息產(chǎn)業(yè)基地II區(qū)七期B3樓6樓28號 | ||
| 法律狀態(tài) | - | ||
摘要

| 摘要 | 本發(fā)明公開一種基于FPGA的USB3.0物理層調(diào)試裝置及方法;所述裝置配置有物理層接口模塊、LFPS模塊、數(shù)據(jù)激勵模塊、數(shù)數(shù)據(jù)解析模塊和調(diào)制控制模塊;所述方法包括檢測對端USB設(shè)備端口的狀態(tài);執(zhí)行與對端USB設(shè)備之間的LFPS帶外信號同步;執(zhí)行與對端USB設(shè)備之間的數(shù)據(jù)同步;本發(fā)明實施例所述系統(tǒng)執(zhí)行上述方法,通過以知識產(chǎn)權(quán)IP核的方式將調(diào)試裝置嵌入到FPGA中,在與對端USB設(shè)備通信過程中通過各種異常事件對應的錯誤代碼分析,定位對端USB設(shè)備PHY高速數(shù)據(jù)信號傳輸過程中的問題,簡化調(diào)試流程;不需要專用協(xié)議分析儀設(shè)備,一定程度上降低了測試成本。?? |





