一種超低功耗高速比較器電路實現(xiàn)方法

基本信息

申請?zhí)?/td> CN202110649693.7 申請日 -
公開(公告)號 CN113364437A 公開(公告)日 2021-09-07
申請公布號 CN113364437A 申請公布日 2021-09-07
分類號 H03K5/24(2006.01)I 分類 基本電子電路;
發(fā)明人 黃繼成;錢春 申請(專利權(quán))人 上海磐啟微電子有限公司
代理機構(gòu) 上海旭誠知識產(chǎn)權(quán)代理有限公司 代理人 鄭立
地址 201210上海市浦東新區(qū)中國(上海)自由貿(mào)易試驗區(qū)盛夏路666號、銀冬路122號4幢3層01-02、04-05
法律狀態(tài) -

摘要

摘要 本發(fā)明公開了一種超低功耗高速比較器電路實現(xiàn)方法,涉及集成電路領(lǐng)域,包括比較器、鎖存器;比較器包括輸入采樣放大對管、第三NMOS晶體管、第一PMOS晶體管、第二PMOS晶體管、第三PMOS晶體管、第四PMOS晶體管;鎖存器包括比較預(yù)放大對管、第四NMOS晶體管、第五NMOS晶體管、第六NMOS晶體管、第五PMOS晶體管、第六PMOS晶體管;在采樣階段,鎖存器處于復(fù)位狀態(tài),沒有功耗;在保持階段,鎖存器沒有電源到地通路,也沒有功耗。本發(fā)明設(shè)計簡單,容易實現(xiàn),兼合了高速和低功耗的特點,并且引入反饋系統(tǒng)可以保證系統(tǒng)始終處于線性放大區(qū)域。