基于FPGA的波特率自適應串口通信擴展裝置及方法

基本信息

申請?zhí)?/td> CN202210361098.8 申請日 -
公開(公告)號 CN114706810A 公開(公告)日 2022-07-05
申請公布號 CN114706810A 申請公布日 2022-07-05
分類號 G06F13/42(2006.01)I;G06F15/78(2006.01)I 分類 計算;推算;計數(shù);
發(fā)明人 蒲永材;孫梧雨;張雄林;王文俊;劉杰;譚晟吉;李彥平;鄒佳鑫;柏森洋;尹得智 申請(專利權)人 中國兵器裝備集團自動化研究所有限公司
代理機構 成都行之專利代理事務所(普通合伙) 代理人 -
地址 621000四川省綿陽市游仙區(qū)仙人路二段7號31棟
法律狀態(tài) -

摘要

摘要 本發(fā)明公開了基于FPGA的波特率自適應串口通信擴展裝置及方法,該裝置包括總路串口接口芯片、邏輯處理器FPGA和多個支路串口接口芯片;邏輯處理器FPGA,用于接收總路串口接口芯片發(fā)送過來的總串口數(shù)據(jù),采用自適應串口波特率計算法自動識別第一總串口波特率,并解析接收串口數(shù)據(jù),通過預先設置的幀格式,將總串口數(shù)據(jù)通過各個第一支串口輸出;及接收多個支路串口接口芯片發(fā)送過來的支串口數(shù)據(jù),采用上述同樣的計算法自動識別第二支串口波特率,并解析接收串口數(shù)據(jù),通過預先設置的幀格式,將各個支串口數(shù)據(jù)合并后通過第二總串口發(fā)出。本發(fā)明電路簡單,適用于串口數(shù)量不夠、波特率明確、波特率可能經(jīng)常變化的應用環(huán)境中。