源極耦合、漏極求和的模擬向量-矩陣乘法運(yùn)算電路

基本信息

申請?zhí)?/td> CN202011512876.6 申請日 -
公開(公告)號 CN112632460A 公開(公告)日 2021-04-09
申請公布號 CN112632460A 申請公布日 2021-04-09
分類號 G06F17/16;G06F7/523 分類 計(jì)算;推算;計(jì)數(shù);
發(fā)明人 王紹迪 申請(專利權(quán))人 北京知存科技有限公司
代理機(jī)構(gòu) - 代理人 -
地址 100083 北京市海淀區(qū)學(xué)院路35號世寧大廈1707
法律狀態(tài) -

摘要

摘要 本發(fā)明提供一種源極耦合、漏極求和的模擬向量?矩陣乘法運(yùn)算電路,采用可編程存儲器件陣列實(shí)現(xiàn),可編程半導(dǎo)體器件陣列中,每一列的所有可編程半導(dǎo)體器件的源極均連接至同一模擬電壓輸入端,N列可編程半導(dǎo)體器件對應(yīng)連接N個模擬電壓輸入端,每一行的所有可編程半導(dǎo)體器件的柵極均連接至同一偏置電壓輸入端,M行可編程半導(dǎo)體器件對應(yīng)連接M個偏置電壓輸入端,每一行的所有可編程半導(dǎo)體器件的漏極均連接至同一個模擬電流輸出端,N行可編程半導(dǎo)體器件對應(yīng)連接N個模擬電流輸出端,通過控制可編程半導(dǎo)體器件的閾值電壓,將每個可編程半導(dǎo)體器件看作一個可變的等效模擬權(quán)重,實(shí)現(xiàn)矩陣乘法運(yùn)算功能。