芯片控制方法、裝置、智能終端及計算機可讀存儲介質
基本信息

| 申請?zhí)?/td> | CN202110418719.7 | 申請日 | - |
| 公開(公告)號 | CN112948312B | 公開(公告)日 | 2021-10-08 |
| 申請公布號 | CN112948312B | 申請公布日 | 2021-10-08 |
| 分類號 | G06F13/42;G06F9/4401;G06F1/3234 | 分類 | 計算;推算;計數(shù); |
| 發(fā)明人 | 代丞;王翔;劉吉平 | 申請(專利權)人 | 深圳市航順芯片技術研發(fā)有限公司 |
| 代理機構 | 深圳市君勝知識產(chǎn)權代理事務所(普通合伙) | 代理人 | 朱陽波 |
| 地址 | 518116 廣東省深圳市龍崗區(qū)平湖街道禾花社區(qū)平吉大道北159號恒路E時代大廈2201 | ||
| 法律狀態(tài) | - | ||
摘要

| 摘要 | 本發(fā)明公開了芯片控制方法、裝置、智能終端及計算機可讀存儲介質,其中,上述芯片控制方法包括:獲取I2C設備地址;當上述I2C設備地址與本機地址匹配時,基于上述I2C設備地址獲取目標操作,其中,上述目標操作為讀操作或寫操作;當上述目標操作為寫操作時,獲取目標數(shù)據(jù);當上述目標數(shù)據(jù)滿足預設的目標條件時,對芯片進行喚醒控制。與現(xiàn)有技術相比,本發(fā)明方案在I2C設備地址與本機地址匹配時進一步獲取目標操作,當目標操作為寫操作時,獲取目標數(shù)據(jù),只有目標數(shù)據(jù)滿足預設的目標條件時才對芯片進行喚醒控制。有利于避免I2C總線上與該芯片無關的數(shù)據(jù)通信或干擾引起芯片的內部時鐘及電源打開,降低芯片耗電量。 |





