用于實(shí)現(xiàn)時(shí)鐘切換的合并單元的對(duì)時(shí)時(shí)鐘系統(tǒng)

基本信息

申請(qǐng)?zhí)?/td> CN201010236741.1 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN101895385B 公開(kāi)(公告)日 2012-12-05
申請(qǐng)公布號(hào) CN101895385B 申請(qǐng)公布日 2012-12-05
分類(lèi)號(hào) H04L7/00(2006.01)I;H04L12/56(2006.01)I;H04J3/06(2006.01)I 分類(lèi) 電通信技術(shù);
發(fā)明人 沈健;潘勇偉;陸志浩;張濤 申請(qǐng)(專(zhuān)利權(quán))人 上海華東電集能源信息有限公司
代理機(jī)構(gòu) 南京縱橫知識(shí)產(chǎn)權(quán)代理有限公司 代理人 董建林;許婉靜
地址 210061 江蘇省南京市高新技術(shù)開(kāi)發(fā)區(qū)高新路20號(hào)
法律狀態(tài) -

摘要

摘要 本發(fā)明公開(kāi)了一種用于實(shí)現(xiàn)時(shí)鐘切換的合并單元的對(duì)時(shí)時(shí)鐘系統(tǒng),主時(shí)鐘和從時(shí)鐘分別通過(guò)交換機(jī)與合并單元相連,各電子式互感器經(jīng)采樣脈沖同步后將采樣值上送到合并單元,合并單元將各相互感器數(shù)據(jù)合并后送至保護(hù)測(cè)控單元裝置,其特征在于:所述合并單元包括合并單元CPU及與其相連的FPGA模塊,所述FPGA模塊與守時(shí)晶振相連。本發(fā)明為智能變電站的廣域同步采樣提供了一種基于IEC61588的合并單元的同步方法,并解決了其在雙主時(shí)鐘源時(shí)的切換方法。本發(fā)明使得合并單元具備亞微秒級(jí)的同步精度,并保證合并單元在時(shí)鐘切換過(guò)程中可達(dá)到無(wú)縫切換。