芯片驗證方法、成像芯片及成像盒

基本信息

申請?zhí)?/td> CN202010130933.8 申請日 -
公開(公告)號 CN113326008A 公開(公告)日 2021-08-31
申請公布號 CN113326008A 申請公布日 2021-08-31
分類號 G06F3/12(2006.01)I 分類 計算;推算;計數(shù);
發(fā)明人 王波;其他發(fā)明人請求不公開姓名 申請(專利權(quán))人 廣州眾諾微電子有限公司
代理機構(gòu) - 代理人 -
地址 510663廣東省廣州市高新技術(shù)產(chǎn)業(yè)開發(fā)區(qū)科豐路31號華南新材料創(chuàng)新園G10棟202號
法律狀態(tài) -

摘要

摘要 本發(fā)明涉及一種芯片驗證方法、成像芯片及成像盒,芯片驗證方法包括如下步驟:接收第一通信數(shù)據(jù),并將該第一通信數(shù)據(jù)發(fā)送至第一處理單元及第二處理單元;接收第一處理單元和/或第二處理單元根據(jù)第一通信數(shù)據(jù)得到的第二通信數(shù)據(jù);獲取第二通信數(shù)據(jù)中的可用數(shù)據(jù)生成驗證數(shù)據(jù)進行驗證。芯片驗證方法及成像芯片分別通過整合單元及第二處理單元配合第一處理單元使得該成像芯片可以被繼續(xù)利用,由于第一處理單元中至少存儲有部分?jǐn)?shù)據(jù)始終可以被驗證通過的,通過第二處理單元來及整合單元對該部分?jǐn)?shù)據(jù)進行整理實現(xiàn)驗證通過。此外,成像芯片及芯片驗證方法中均利用到了第一處理單元進行身份驗證,因此該成像芯片驗證通過的效率及穩(wěn)定性均比較高。