一種相控陣?yán)走_(dá)的波束控制與信號(hào)處理集成卡板

基本信息

申請(qǐng)?zhí)?/td> CN201521104843.2 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN205374729U 公開(kāi)(公告)日 2016-07-06
申請(qǐng)公布號(hào) CN205374729U 申請(qǐng)公布日 2016-07-06
分類號(hào) G01S7/02(2006.01)I 分類 測(cè)量;測(cè)試;
發(fā)明人 劉遠(yuǎn)曦;包曉軍;李琳;劉宏宗;凌小峰 申請(qǐng)(專利權(quán))人 珠海加中通科技有限公司
代理機(jī)構(gòu) 廣州嘉權(quán)專利商標(biāo)事務(wù)所有限公司 代理人 珠海加中通科技有限公司;珠海納睿達(dá)科技有限公司
地址 519080 廣東省珠海市唐家灣鎮(zhèn)港灣大道科技一路10號(hào)主樓第六層603房N單元(集中辦公區(qū))
法律狀態(tài) -

摘要

摘要 本實(shí)用新型公開(kāi)一種相控陣?yán)走_(dá)的波束控制與信號(hào)處理集成卡板,包括第一FPGA芯片、時(shí)鐘模塊和射頻控制與通信模塊。第一FPGA芯片通過(guò)射頻控制與通信模塊控制控陣?yán)走_(dá)天線波束的相位,實(shí)現(xiàn)相控陣?yán)走_(dá)的波束控制;另一方面,相控陣?yán)走_(dá)的天線接收被反射回來(lái)的電磁脈沖,基帶數(shù)據(jù)經(jīng)過(guò)FPGA夾層卡送回第一FPGA芯片,第一FPGA芯片再對(duì)接收到的基帶數(shù)據(jù)進(jìn)行數(shù)據(jù)處理。通過(guò)集成相控陣?yán)走_(dá)的多個(gè)功能模塊并加強(qiáng)系統(tǒng)的同步性處理,使得通信速度大幅度提高,突破了一般高速軍用接口的上限;同時(shí),集成卡板的體積要小于傳統(tǒng)相控陣?yán)走_(dá)控制部分的體積,降低了運(yùn)維成本和耗電量。