一種背板總線數(shù)據(jù)接收方法及裝置
基本信息

| 申請?zhí)?/td> | CN202011137199.4 | 申請日 | - |
| 公開(公告)號 | CN112398715A | 公開(公告)日 | 2021-02-23 |
| 申請公布號 | CN112398715A | 申請公布日 | 2021-02-23 |
| 分類號 | H04L12/40(2006.01)I;G05B19/05(2006.01)I | 分類 | 電通信技術; |
| 發(fā)明人 | 李麗娜;李蒙 | 申請(專利權)人 | 北京和利時控制技術有限公司 |
| 代理機構 | 北京安信方達知識產(chǎn)權代理有限公司 | 代理人 | 陶麗;解婷婷 |
| 地址 | 100176 北京市大興區(qū)北京經(jīng)濟技術開發(fā)區(qū)地盛中路2號院1號樓6層1613室 | ||
| 法律狀態(tài) | - | ||
摘要

| 摘要 | 一種背板總線數(shù)據(jù)接收方法及裝置,應用于背板總線主站,背板總線主站包括現(xiàn)場可編程門陣列FPGA單元和物理收發(fā)器,該數(shù)據(jù)接收方法包括:FPGA單元根據(jù)輸入的時鐘信號,對物理收發(fā)器接收的輸入數(shù)據(jù)流進行采樣,以提取輸入數(shù)據(jù)流中的數(shù)據(jù);FPGA單元對提取的數(shù)據(jù)進行串并轉(zhuǎn)換,并通過第二隔離時鐘域進行時鐘轉(zhuǎn)換;FPGA單元對時鐘轉(zhuǎn)換后的數(shù)據(jù)進行解碼與校驗;FPGA單元將經(jīng)過校驗的數(shù)據(jù)存入接收緩沖區(qū)。本申請通過FPGA單元實現(xiàn)數(shù)據(jù)的協(xié)議組包、編碼、時鐘轉(zhuǎn)換以及并串轉(zhuǎn)換,提高了背板總線的通信速率。?? |





