一種串聯(lián)有源電壓質(zhì)量治理系統(tǒng)及控制方法
基本信息

| 申請?zhí)?/td> | CN201911218872.4 | 申請日 | - |
| 公開(公告)號 | CN112909957A | 公開(公告)日 | 2021-06-04 |
| 申請公布號 | CN112909957A | 申請公布日 | 2021-06-04 |
| 分類號 | H02J3/16;H02J3/18;H02J3/01 | 分類 | 發(fā)電、變電或配電; |
| 發(fā)明人 | 王森;劉詠妮;王萍;榮為青 | 申請(專利權(quán))人 | 蘇州愛科賽博電源技術(shù)有限責(zé)任公司 |
| 代理機構(gòu) | 蘇州啟華專利代理事務(wù)所(普通合伙) | 代理人 | 徐偉華 |
| 地址 | 215163 江蘇省蘇州市蘇州市高新區(qū)松花江路590號(愛科賽博) | ||
| 法律狀態(tài) | - | ||
摘要

| 摘要 | 本發(fā)明公開了一種串聯(lián)有源電壓質(zhì)量治理系統(tǒng)及控制方法,該系統(tǒng)包括控制器、交流電網(wǎng)、主路單元、旁路單元及負載,旁路單元置于交流電網(wǎng)與負載間,主路單元包括并聯(lián)部分與串聯(lián)部分,并聯(lián)部分包括LCL無源濾波器、單相三電平半橋整流器、儲能電容;串聯(lián)部分包括單相三電平半橋逆變器及LC濾波器,控制器包括DSP、數(shù)據(jù)交互緩沖單元、FPGA及采樣單元,該控制方法采用DSP和FPGA雙CPU控制,使并聯(lián)部分、串聯(lián)部分可進行獨立控制,延遲小、性能優(yōu),可對電網(wǎng)電壓做出及時、可靠的補償處理,提高了電網(wǎng)電壓質(zhì)量,同時解決了并聯(lián)部分電流受電網(wǎng)電壓畸變影響導(dǎo)致直流母線電壓不穩(wěn)定的技術(shù)問題,消除了串聯(lián)部分交流信號的靜態(tài)誤差,實現(xiàn)了交流信號的無差跟蹤。 |





