一種CPU深度休眠功能測(cè)試電路

基本信息

申請(qǐng)?zhí)?/td> CN202023305331.6 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN214098215U 公開(kāi)(公告)日 2021-08-31
申請(qǐng)公布號(hào) CN214098215U 申請(qǐng)公布日 2021-08-31
分類號(hào) G05B23/02(2006.01)I 分類 控制;調(diào)節(jié);
發(fā)明人 陸網(wǎng)鎖;徐建華 申請(qǐng)(專利權(quán))人 蘇州洪芯集成電路有限公司
代理機(jī)構(gòu) 南京蘇科專利代理有限責(zé)任公司 代理人 陳忠輝
地址 215123江蘇省蘇州市工業(yè)園區(qū)新平街388號(hào)21幢13層15單元
法律狀態(tài) -

摘要

摘要 本實(shí)用新型揭示了一種CPU深度休眠功能測(cè)試電路,包括由處理器、喚醒邏輯單元、深度休眠驅(qū)動(dòng)單元、RTC構(gòu)成的基礎(chǔ)電路,其中深度休眠驅(qū)動(dòng)單元信號(hào)接入電源管理單元并面向處理器供能,且處理器的狀態(tài)信號(hào)反饋接入深度休眠驅(qū)動(dòng)單元,RTC通過(guò)喚醒邏輯單元傳遞喚醒信號(hào)至處理器及其電源管理單元。特別地,該測(cè)試電路設(shè)有與處理器信號(hào)互聯(lián)的備份寄存器,備份寄存器內(nèi)預(yù)設(shè)有喚醒次數(shù),并對(duì)應(yīng)處理器喚醒狀態(tài)計(jì)數(shù),處理器通過(guò)GPIO輸出測(cè)試結(jié)果。應(yīng)用本實(shí)用新型測(cè)試電路,能夠按需精確設(shè)定進(jìn)入深度休眠模式下喚醒的次數(shù),并為測(cè)試結(jié)果的信號(hào)反饋提供了直觀而準(zhǔn)確的交互方式。