數(shù)據(jù)采樣電路、數(shù)據(jù)采樣裝置

基本信息

申請(qǐng)?zhí)?/td> CN202010037846.8 申請(qǐng)日 -
公開(公告)號(hào) CN113129987A 公開(公告)日 2021-07-16
申請(qǐng)公布號(hào) CN113129987A 申請(qǐng)公布日 2021-07-16
分類號(hào) G11C27/02(2006.01)I;H03K17/687(2006.01)I 分類 信息存儲(chǔ);
發(fā)明人 胡劍飛 申請(qǐng)(專利權(quán))人 長(zhǎng)鑫存儲(chǔ)技術(shù)(上海)有限公司
代理機(jī)構(gòu) 北京律智知識(shí)產(chǎn)權(quán)代理有限公司 代理人 王輝;闞梓瑄
地址 200051上海市長(zhǎng)寧區(qū)虹橋路1438號(hào)1幢801、802、805單元(名義樓層9層)
法律狀態(tài) -

摘要

摘要 本公開涉及存儲(chǔ)技術(shù)領(lǐng)域,提出一種數(shù)據(jù)采樣電路、數(shù)據(jù)采樣裝置,該采樣電路包括:第一采樣模塊,用于響應(yīng)于數(shù)據(jù)信號(hào)端以及參考信號(hào)端的信號(hào)并作用于第一節(jié)點(diǎn)以及第二節(jié)點(diǎn);第二采樣模塊,用于響應(yīng)于第一節(jié)點(diǎn)以及第二節(jié)點(diǎn)的信號(hào)并作用于第三節(jié)點(diǎn)以及第四節(jié)點(diǎn);鎖存模塊,用于根據(jù)第三節(jié)點(diǎn)、第四節(jié)點(diǎn)的信號(hào),向第一輸出端輸入高電平信號(hào)、向第二輸出端輸入低電平信號(hào),或者向第一輸出端輸入低電平信號(hào)、向第二輸出端輸入高電平信號(hào);判決反饋均衡模塊,并聯(lián)于第二采樣模塊,用于減小碼間干擾。本公開提供的數(shù)據(jù)采樣電路能夠減小碼間干擾,且功耗較低。