電能表掉電檢測(cè)電路和設(shè)備
基本信息

| 申請(qǐng)?zhí)?/td> | CN202120744726.1 | 申請(qǐng)日 | - |
| 公開(公告)號(hào) | CN215180829U | 公開(公告)日 | 2021-12-14 |
| 申請(qǐng)公布號(hào) | CN215180829U | 申請(qǐng)公布日 | 2021-12-14 |
| 分類號(hào) | G01R35/04(2006.01)I | 分類 | 測(cè)量;測(cè)試; |
| 發(fā)明人 | 張本松;周尚禮;吳昊文;謝文旺;蔣杰 | 申請(qǐng)(專利權(quán))人 | 正泰集團(tuán)研發(fā)中心(上海)有限公司 |
| 代理機(jī)構(gòu) | 深圳翼盛智成知識(shí)產(chǎn)權(quán)事務(wù)所(普通合伙) | 代理人 | 李漢亮 |
| 地址 | 510700廣東省廣州市黃埔區(qū)中新廣州知識(shí)城億創(chuàng)街1號(hào)406房之86 | ||
| 法律狀態(tài) | - | ||
摘要

| 摘要 | 本實(shí)用新型提供一種電能表掉電檢測(cè)電路和設(shè)備;本實(shí)用新型中的方法應(yīng)用于電能表掉電檢測(cè)電路,所述電能表掉電檢測(cè)電路與處理器通信連接;所述電能表掉電檢測(cè)電路與處理器通信連接,所述電能表掉電檢測(cè)電路包括:第一電阻、第二電阻和第三電阻;所述第一電阻、所述第二電阻和所述第三電阻的一端分別與所述處理器中的交流信號(hào)采樣模塊連接;所述第一電阻的另一端連接零線或火線,所述第二電阻的另一端連接所述處理器中的電壓輸出模塊,所述第三電阻的另一端接地。本實(shí)用新型中基于電能表掉電檢測(cè)電路,電能表掉電檢測(cè)設(shè)備可以按照預(yù)設(shè)采集頻率采集檢測(cè)電壓處理分析,提高了掉電檢測(cè)速率。 |





