一種雙線性對(duì)運(yùn)算的加解密協(xié)處理器
基本信息

| 申請(qǐng)?zhí)?/td> | CN201710464930.6 | 申請(qǐng)日 | - |
| 公開(公告)號(hào) | CN107294719A | 公開(公告)日 | 2017-10-24 |
| 申請(qǐng)公布號(hào) | CN107294719A | 申請(qǐng)公布日 | 2017-10-24 |
| 分類號(hào) | H04L9/30;G06F7/72 | 分類 | 電通信技術(shù); |
| 發(fā)明人 | 李艷華;張玉祿;律博 | 申請(qǐng)(專利權(quán))人 | 北京萬(wàn)協(xié)通信息技術(shù)有限公司 |
| 代理機(jī)構(gòu) | 北京市盛峰律師事務(wù)所 | 代理人 | 梁艷 |
| 地址 | 100085 北京市海淀區(qū)上地三街9號(hào)A座A801 | ||
| 法律狀態(tài) | - | ||
摘要

| 摘要 | 本發(fā)明公開了一種雙線性對(duì)運(yùn)算的加解密協(xié)處理器,涉及信息安全技術(shù)領(lǐng)域。該加解密協(xié)處理器,通過大數(shù)P域的模加,模減,模乘,模逆運(yùn)算單元分別實(shí)現(xiàn)大數(shù)P域的模加,模減,模乘,模逆運(yùn)算,并通過采用FIFO指令調(diào)用P域的模加,模減,模乘,模逆,并對(duì)其進(jìn)行組合,來實(shí)現(xiàn)P2域的模加,模減,模乘,模平方以及模逆等運(yùn)算,實(shí)現(xiàn)了雙線性對(duì)的運(yùn)算高性能和靈活性的有機(jī)統(tǒng)一。 |





