基于FPGA的旁路攻擊功耗曲線采集同步時(shí)鐘系統(tǒng)
基本信息

| 申請(qǐng)?zhí)?/td> | CN201920667857.7 | 申請(qǐng)日 | - |
| 公開(公告)號(hào) | CN209526729U | 公開(公告)日 | 2019-10-22 |
| 申請(qǐng)公布號(hào) | CN209526729U | 申請(qǐng)公布日 | 2019-10-22 |
| 分類號(hào) | H04L9/00(2006.01)I; H04L7/00(2006.01)I | 分類 | 電通信技術(shù); |
| 發(fā)明人 | 陸海寧; 宋安; 王偉嘉; 王凌云 | 申請(qǐng)(專利權(quán))人 | 上海觀源信息科技有限公司 |
| 代理機(jī)構(gòu) | 上海交達(dá)專利事務(wù)所 | 代理人 | 上海觀源信息科技有限公司 |
| 地址 | 200241 上海市閔行區(qū)東川路555號(hào)4號(hào)樓303B | ||
| 法律狀態(tài) | - | ||
摘要

| 摘要 | 一種基于FPGA的旁路攻擊功耗曲線采集同步時(shí)鐘系統(tǒng),包括:同步時(shí)鐘設(shè)備、工作時(shí)鐘信號(hào)線通路、采集時(shí)鐘信號(hào)線通路和采集信號(hào)線通路,其中:工作時(shí)鐘信號(hào)線通路分別與待測(cè)設(shè)備和同步時(shí)鐘設(shè)備相連,采集時(shí)鐘信號(hào)線通路分別與同步時(shí)鐘設(shè)備和采集設(shè)備相連;采集信號(hào)線通路分別與待測(cè)設(shè)備和采集設(shè)備相連,其中待測(cè)設(shè)備為能夠輸出工作時(shí)鐘信號(hào)的密碼電路;本實(shí)用新型通過本裝置使待測(cè)設(shè)備的時(shí)鐘與采集設(shè)備的時(shí)鐘相位一致,從而顯著提高旁路攻擊過程中功耗曲線的采集質(zhì)量,增強(qiáng)旁路攻擊效果。 |





