混沌函數(shù)的無乘除混沌加/解密方法及其電路

基本信息

申請?zhí)?/td> CN200810063900.5 申請日 -
公開(公告)號 CN101232367B 公開(公告)日 2010-06-30
申請公布號 CN101232367B 申請公布日 2010-06-30
分類號 H04L9/00(2006.01)I;G06F17/10(2006.01)I 分類 電通信技術(shù);
發(fā)明人 方倩;劉瑩;方振賢 申請(專利權(quán))人 南通國邦科技發(fā)展有限公司
代理機(jī)構(gòu) 哈爾濱市哈科專利事務(wù)所有限責(zé)任公司 代理人 劉婭
地址 150080 黑龍江省哈爾濱市南崗區(qū)學(xué)府路74號
法律狀態(tài) -

摘要

摘要 本發(fā)明公開了一種高速高精度混沌函數(shù)的無乘除混沌加密方法和加密電路,加密電路包括明文混沌排隊-混沌異或電路和混沌序列發(fā)生器;首先將排隊碼與混沌信號異或,變換為nd位混沌排隊碼,用它作為地址碼,由8個數(shù)據(jù)選擇器從8×2nd位并行明文中選出8個作為1字節(jié)混沌式重排隊明文,此后再與另一混沌信號異或,產(chǎn)生1個字節(jié)密文,2nd個cp加密8×2nd位密文;混沌序列發(fā)生器每個cp生成8×(2nd+nd)位混沌輸出,其中用按位異或?qū)崿F(xiàn)減法運算N-1-| xi|等,用減法實現(xiàn)乘法μi×數(shù)據(jù);有排隊碼密鑰、初值密鑰和μ值密鑰,安全性高;取nd=4,加密128位明文約需1.7μs;可用FPGA、CPLD和ASIC等實現(xiàn),用于網(wǎng)絡(luò)安全技術(shù)領(lǐng)域,特別是無線網(wǎng)絡(luò)和無線傳感器網(wǎng)絡(luò)。