一種高效的Xeponolt下行發(fā)送控制方法
基本信息

| 申請?zhí)?/td> | CN202111183716.6 | 申請日 | - |
| 公開(公告)號 | CN113993010A | 公開(公告)日 | 2022-01-28 |
| 申請公布號 | CN113993010A | 申請公布日 | 2022-01-28 |
| 分類號 | H04Q11/00(2006.01)I;H04L67/568(2022.01)I | 分類 | 電通信技術(shù); |
| 發(fā)明人 | 李鵬舉 | 申請(專利權(quán))人 | 芯河半導體科技(無錫)有限公司 |
| 代理機構(gòu) | 北京神州信德知識產(chǎn)權(quán)代理事務(wù)所(普通合伙) | 代理人 | 朱俊杰 |
| 地址 | 214000江蘇省無錫市新吳區(qū)菱湖大道200號中國傳感網(wǎng)國際創(chuàng)新園E1-301室 | ||
| 法律狀態(tài) | - | ||
摘要

| 摘要 | 本發(fā)明涉及數(shù)據(jù)發(fā)送技術(shù)領(lǐng)域,尤其涉及一種高效的Xeponolt下行發(fā)送控制方法,速度控制模塊用于維護數(shù)據(jù)變量V,判斷V值,當V≤閾值M1時,高速插入IDLE N1,更新變量V;繼續(xù)判斷V值,當V>閾值M1并且V≥閾值M2時,進入等待狀態(tài),等待狀態(tài)下,無數(shù)據(jù)輸入,數(shù)據(jù)持續(xù)輸出,V持續(xù)減小,當閾值M1<V≤閾值M2時,判斷是否有待發(fā)送的數(shù)據(jù)PAYLOAD,讀取前級模塊待發(fā)送的數(shù)據(jù)PAYLOAD,讀取PAYLOAD結(jié)尾后,插入IPG。同時設(shè)置特殊接口描述符保證下行數(shù)據(jù)包之間的IPG可以達到最小值。本發(fā)明不需要太多資源的同時,控制出口數(shù)據(jù)速率穩(wěn)定,盡可能插入較少IDLE,充分增加資源利用率。 |





