一種基于FPGA的實時二值圖像連通域標記實現(xiàn)方法
基本信息

| 申請?zhí)?/td> | CN201410068052.2 | 申請日 | - |
| 公開(公告)號 | CN104881666B | 公開(公告)日 | 2018-01-16 |
| 申請公布號 | CN104881666B | 申請公布日 | 2018-01-16 |
| 分類號 | G06K9/38;G06T1/20 | 分類 | 計算;推算;計數(shù); |
| 發(fā)明人 | 王磊 | 申請(專利權(quán))人 | 成都靖堯通信技術(shù)有限公司 |
| 代理機構(gòu) | - | 代理人 | - |
| 地址 | 610000 四川省成都市青羊區(qū)大安東路61號太升大廈2205 | ||
| 法律狀態(tài) | - | ||
摘要

| 摘要 | 本發(fā)明公開了一種基于FPGA的實時二值圖像連通域標記實現(xiàn)方法,屬于大規(guī)模集成電路設(shè)計以及目標識別和視覺測量技術(shù)領(lǐng)域,旨在基于現(xiàn)場可編程門陣列器件通過硬件的方式實現(xiàn)大規(guī)模運動目標的實時連通域標記。本發(fā)明使用四個對稱處理節(jié)點,采用最新的串行交換架構(gòu)(VPX架構(gòu));每個處理節(jié)點包括XILINX公司的XC5VX95TI?2?FPGA和存儲容量高達16G比特的DDR存儲單元,節(jié)點之間采用16對2.5GHz的RocketIO互聯(lián);其中處理節(jié)點第一次掃描單元、主控制器模塊、相關(guān)性存儲器組、普通掃描單元、DDR訪問仲裁模塊、DDR控制器和組幀和數(shù)據(jù)輸出模塊構(gòu)成。本發(fā)明使用超標量流水線和動態(tài)延遲流水線技術(shù)實現(xiàn)了實時標記大規(guī)模運動目標,并且能自適應(yīng)各種分辨率,在動目標形狀和數(shù)量改變時不會影響其性能,魯棒性強,其運算結(jié)果和MATLAB的bwlabel函數(shù)完全一致。 |





