一種機(jī)載多通道ARINC429總線實(shí)時(shí)采集與數(shù)據(jù)過(guò)濾方法

基本信息

申請(qǐng)?zhí)?/td> CN201610780863.4 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN107783934B 公開(kāi)(公告)日 2021-05-28
申請(qǐng)公布號(hào) CN107783934B 申請(qǐng)公布日 2021-05-28
分類(lèi)號(hào) G06F15/163(2006.01)I;G06F13/40(2006.01)I 分類(lèi) -
發(fā)明人 李國(guó)星;高志遠(yuǎn);李盤(pán)文;安都勛 申請(qǐng)(專(zhuān)利權(quán))人 中國(guó)飛行試驗(yàn)研究院
代理機(jī)構(gòu) 中國(guó)航空專(zhuān)利中心 代理人 杜永保
地址 710089陜西省西安市73號(hào)信箱
法律狀態(tài) -

摘要

摘要 本發(fā)明涉及機(jī)載ARINC429總線的試飛數(shù)據(jù)采集領(lǐng)域,尤其涉及一種機(jī)載多通道ARINC429總線實(shí)時(shí)采集與數(shù)據(jù)過(guò)濾方法。傳統(tǒng)的ARINC429總線采集模塊,往往采用分離元器件或者純FPGA邏輯電路,分離元器件電路體積大、功耗大、協(xié)議芯片昂貴,而純FPGA邏輯電路用戶(hù)可編程的靈活性差,對(duì)實(shí)際應(yīng)用帶來(lái)了不便。本發(fā)明提供了以DSP和FPGA為核心架構(gòu)的解決方案,充分利用了DSP的靈活性和FPGA的快速并行性,實(shí)現(xiàn)了將多通道ARINC429總線數(shù)據(jù)的實(shí)時(shí)處理和篩選,并將數(shù)據(jù)按照特定的格式和采樣率發(fā)送試飛測(cè)試系統(tǒng)中的背板總線上,供試飛測(cè)試系統(tǒng)調(diào)用。并通過(guò)查表的方式,以空間換取速度的方式,大大加快了多通道ARINC429數(shù)據(jù)字的篩選的處理速度。??