一種基于FPGA+DSP架構(gòu)的相機(jī)圖像采集與處理的方法及系統(tǒng)
基本信息

| 申請(qǐng)?zhí)?/td> | CN201810340982.7 | 申請(qǐng)日 | - |
| 公開(公告)號(hào) | CN108711135A | 公開(公告)日 | 2018-10-26 |
| 申請(qǐng)公布號(hào) | CN108711135A | 申請(qǐng)公布日 | 2018-10-26 |
| 分類號(hào) | G06T1/20;H04L29/08 | 分類 | 計(jì)算;推算;計(jì)數(shù); |
| 發(fā)明人 | 梁權(quán)榮;廖文強(qiáng);高成 | 申請(qǐng)(專利權(quán))人 | 廣州創(chuàng)龍電子科技有限公司 |
| 代理機(jī)構(gòu) | 廣州恒華智信知識(shí)產(chǎn)權(quán)代理事務(wù)所(普通合伙) | 代理人 | 張培祥 |
| 地址 | 510000 廣東省廣州市高新技術(shù)產(chǎn)業(yè)開發(fā)區(qū)科學(xué)城科學(xué)大道33號(hào)自編四棟201之220房 | ||
| 法律狀態(tài) | - | ||
摘要

| 摘要 | 本發(fā)明公開了一種基于FPGA+DSP架構(gòu)的相機(jī)圖像采集與處理的方法及系統(tǒng),其中,該方法包括:FPGA采集Cameralink接口相機(jī)輸出的原始圖像數(shù)據(jù);FPGA將原始圖像數(shù)據(jù)進(jìn)行緩存;FPGA將緩存的原始圖像數(shù)據(jù)傳送至DSP;DSP對(duì)原始圖像數(shù)據(jù)進(jìn)行處理,得到目標(biāo)圖像。通過本發(fā)明,提高了采集并處理CameraLink接口相機(jī)的圖像數(shù)據(jù)的實(shí)時(shí)性,并且處理圖像數(shù)據(jù)的設(shè)備體積功耗較小。 |





