一種消除失調(diào)電壓影響的帶隙基準(zhǔn)電路

基本信息

申請(qǐng)?zhí)?/td> CN202021261728.7 申請(qǐng)日 -
公開(公告)號(hào) CN212135266U 公開(公告)日 2020-12-11
申請(qǐng)公布號(hào) CN212135266U 申請(qǐng)公布日 2020-12-11
分類號(hào) G05F1/46(2006.01)I 分類 控制;調(diào)節(jié);
發(fā)明人 錢棟良 申請(qǐng)(專利權(quán))人 無(wú)錫中科微電子工業(yè)技術(shù)研究院有限責(zé)任公司
代理機(jī)構(gòu) 無(wú)錫市大為專利商標(biāo)事務(wù)所(普通合伙) 代理人 無(wú)錫中科微電子工業(yè)技術(shù)研究院有限責(zé)任公司
地址 214135江蘇省無(wú)錫市新吳區(qū)菱湖大道200號(hào)微納園CI座5樓
法律狀態(tài) -

摘要

摘要 本實(shí)用新型屬于模擬集成電路設(shè)計(jì)領(lǐng)域,具體公開了一種消除失調(diào)電壓影響的帶隙基準(zhǔn)電路,包括具有PMOS和NMOS輸入差動(dòng)對(duì)的折疊式共源共柵運(yùn)放、選擇器、偏置電路和雙極帶隙輸出電路;其中,選擇器由兩相不交疊時(shí)鐘控制,使得共源共柵運(yùn)放能夠在失調(diào)存儲(chǔ)和差動(dòng)放大兩種工作模式之間來(lái)回切換。失調(diào)存儲(chǔ)模式下,斷開共源共柵運(yùn)放與帶隙輸出電路之間的連接,并通過(guò)反饋將失調(diào)電壓存儲(chǔ)在NMOS差動(dòng)對(duì)上;差動(dòng)放大模式下,恢復(fù)共源共柵運(yùn)放與帶隙輸出電路之間的連接,由于PMOS差動(dòng)對(duì)上的失調(diào)與存儲(chǔ)在NMOS差動(dòng)對(duì)上的失調(diào)相減抵消,因此共源共柵運(yùn)放僅對(duì)來(lái)自帶隙輸出電路的信號(hào)進(jìn)行差動(dòng)放大,基準(zhǔn)不受失調(diào)電壓的影響。??