一種負(fù)電壓基準(zhǔn)電路
基本信息

| 申請?zhí)?/td> | CN202011277658.9 | 申請日 | - |
| 公開(公告)號 | CN112306142A | 公開(公告)日 | 2021-02-02 |
| 申請公布號 | CN112306142A | 申請公布日 | 2021-02-02 |
| 分類號 | G05F3/26(2006.01)I | 分類 | 控制;調(diào)節(jié); |
| 發(fā)明人 | 曹發(fā)兵;梁劍秋;楊亮亮;彭力;孔金磊;趙星;胡瑞芳;周江 | 申請(專利權(quán))人 | 江蘇萬邦微電子有限公司 |
| 代理機(jī)構(gòu) | 南京源古知識產(chǎn)權(quán)代理事務(wù)所(普通合伙) | 代理人 | 鄭宜梅 |
| 地址 | 210000江蘇省南京市玄武區(qū)蘇寧大道64號4幢 | ||
| 法律狀態(tài) | - | ||
摘要

| 摘要 | 本發(fā)明公開了一種負(fù)電壓基準(zhǔn)電路,包括運(yùn)算放大器OP7、PMOS管PMOS1、PMOS管PMOS2、NMOS管NMOS3以及NMOS管NMOS4;運(yùn)算放大器OP7的同相輸入端與正電壓基準(zhǔn)信號Vin相連;運(yùn)算放大器OP7的反相輸入端經(jīng)過電阻R5后接地;運(yùn)算放大器OP7的輸出端分別與PMOS1的G極、PMOS2的G極相連;PMOS1與PMOS2的S極均與正電壓相連;PMOS2的D極與OP7的反相輸入端相連;PMOS1的D極與NMOS3的D極相連;NMOS3的D極與G極短接;NMOS4的D極輸出負(fù)電壓基準(zhǔn)源Vref;NMOS4的D極經(jīng)過電阻R6后接地;NMOS3與NMOS4的S極均與負(fù)電壓相連。本發(fā)明可以產(chǎn)生0至VSS間任意值的負(fù)電壓基準(zhǔn),容易實現(xiàn)。?? |





