具有多個高速串行訪存通道的訪存密集型算法加速芯片

基本信息

申請?zhí)?/td> CN201810673255.2 申請日 -
公開(公告)號 CN109240980A 公開(公告)日 2019-01-18
申請公布號 CN109240980A 申請公布日 2019-01-18
分類號 G06F15/78;G06F15/173 分類 計算;推算;計數(shù);
發(fā)明人 童元滿;陸洪毅;劉垚;童喬凌 申請(專利權(quán))人 深圳市安信智控科技有限公司
代理機構(gòu) 武漢開元知識產(chǎn)權(quán)代理有限公司 代理人 深圳市安信智控科技有限公司
地址 518035 廣東省深圳市龍華區(qū)龍華街道和平青年城邦園3棟510
法律狀態(tài) -

摘要

摘要 本發(fā)明涉及計算機系統(tǒng)結(jié)構(gòu)與集成電路設計領域,公開了一種具有多個高速串行訪存通道的訪存密集型算法加速芯片,包括若干個執(zhí)行算法中數(shù)據(jù)處理操作的算法計算內(nèi)核及若干個高速串行訪存通道,還包括片上互連網(wǎng)絡模塊,算法計算內(nèi)核與高速串行訪存通道之間通過片上互連網(wǎng)絡模塊互連,高速串行訪存通道連有片外存儲器芯片,片上互連網(wǎng)絡模塊的實現(xiàn)方式包括單總線、多總線、環(huán)形網(wǎng)絡、二維網(wǎng)格或交叉開關。本發(fā)明具有多個高速串行訪存通道的訪存密集型算法加速芯片,可以根據(jù)算法處理需求靈活擴展高速串行訪存通道個數(shù)從而擴展訪存帶寬,支持各種地址映射方式,且支持算法加速芯片之間的數(shù)據(jù)直接傳輸,為整機系統(tǒng)架構(gòu)設計提供了更好的靈活性。