基于RISC-V架構的矩陣卷積計算方法、接口、協(xié)處理器及系統(tǒng)
基本信息

| 申請?zhí)?/td> | CN201910125953.3 | 申請日 | - |
| 公開(公告)號 | CN109857460B | 公開(公告)日 | 2021-09-21 |
| 申請公布號 | CN109857460B | 申請公布日 | 2021-09-21 |
| 分類號 | G06F9/30(2006.01)I;G06F9/38(2006.01)I;G06N3/04(2006.01)I;G06F13/16(2006.01)I | 分類 | 計算;推算;計數(shù); |
| 發(fā)明人 | 郭玉石;黃駿;周曉軍;李朔;姜愛鵬;陶琦;李驪;王行;盛贊;楊淼 | 申請(專利權)人 | 南京華捷艾米軟件科技有限公司 |
| 代理機構 | - | 代理人 | - |
| 地址 | 210012江蘇省南京市雨花臺區(qū)軟件大道118號新華匯B3棟8樓 | ||
| 法律狀態(tài) | - | ||
摘要

| 摘要 | 本發(fā)明公開了一套基于RISC?V指令集架構的用于矩陣卷積計算的指令、接口和協(xié)處理器的方法、系統(tǒng)完整機制,將傳統(tǒng)的矩陣卷積計算以軟硬件結合的方式高效實現(xiàn),利用RISC?V指令集的擴展性,通過設計少量的指令和專用的卷積計算單元(即協(xié)處理器),減少矩陣卷積計算指令的訪存次數(shù)和執(zhí)行周期,降低了應用層軟件計算的復雜度、提高了大型矩陣卷積計算的效率、提升矩陣卷積的計算速度,也利于上層開發(fā)人員靈活調(diào)用,簡化編碼設計。同時,利用RISC?V指令集設計的處理器,在功耗、體積和靈活性方面相對ARM,X86等架構也有巨大優(yōu)勢,能夠適應不同的應用場景,在人工智能領域有著廣闊前景。 |





