一種基于SPI總線的環(huán)形總線結(jié)構(gòu)

基本信息

申請?zhí)?/td> CN201621241354.6 申請日 -
公開(公告)號 CN206249050U 公開(公告)日 2017-06-13
申請公布號 CN206249050U 申請公布日 2017-06-13
分類號 G05B19/042(2006.01)I 分類 控制;調(diào)節(jié);
發(fā)明人 劉克振 申請(專利權(quán))人 北京研華興業(yè)電子科技有限公司
代理機構(gòu) 北京康思博達知識產(chǎn)權(quán)代理事務(wù)所(普通合伙) 代理人 北京研華興業(yè)電子科技有限公司
地址 100085 北京市海淀區(qū)上地信息路6街7號
法律狀態(tài) -

摘要

摘要 本實用新型公開了一種基于SPI總線的環(huán)形總線結(jié)構(gòu),其特征在于,該環(huán)形總線結(jié)構(gòu)包括至少一個具有SPI接口的MCU模塊和多個插槽,其中,所述具有SPI接口的MCU模塊插接插槽上,所述至少一個具有SPI接口的MCU模塊之間通過SPI總線相連成環(huán)形。該環(huán)形總線結(jié)構(gòu)基于SPI接口,速度可以達到Mbps級別,可以滿足RTU產(chǎn)品大數(shù)據(jù)吞吐量以及快速響應(yīng)的要求;該環(huán)形總線結(jié)構(gòu)中的每一個節(jié)點都是對等的,可以靈活地增加或刪除不同的功能模塊以適應(yīng)不同的需求,提高線路利用率;該環(huán)形總線結(jié)構(gòu)簡單,降低了電路設(shè)計的復(fù)雜度,提高了系統(tǒng)的可靠性,同時降低開發(fā)成本。