一種DSP芯片的外圍電路結構
基本信息

| 申請?zhí)?/td> | CN201910567956.2 | 申請日 | - |
| 公開(公告)號 | CN110442217A | 公開(公告)日 | 2019-11-12 |
| 申請公布號 | CN110442217A | 申請公布日 | 2019-11-12 |
| 分類號 | G06F1/24(2006.01)I; G06F1/26(2006.01)I | 分類 | 計算;推算;計數; |
| 發(fā)明人 | 陳文強; 葛愿; 趙義永; 高文根; 張艷; 夏榮坤; 李松濤; 王佳 | 申請(專利權)人 | 安徽康愛而電氣有限公司 |
| 代理機構 | 蕪湖安匯知識產權代理有限公司 | 代理人 | 蕪湖康愛而電氣有限公司; 安徽工程大學 |
| 地址 | 241000 安徽省蕪湖市弋江區(qū)高新區(qū)南區(qū)中小企業(yè)創(chuàng)業(yè)園8號廠房01室二層 | ||
| 法律狀態(tài) | - | ||
摘要

| 摘要 | 本發(fā)明揭示了一種DSP芯片的外圍電路結構,外圍電路結構包括I/O電源電路、CPU內核電源電路以及復位電路,所述I/O電源電路設有第一電源芯片,所述第一電源芯片的輸入端連接4.3V?5.5V電源,所述第一電源芯片的輸入端和輸出端均與地之間并聯一個鉭電容和一個電容器。本發(fā)明的優(yōu)點在于電路結構簡單,能夠有效解決DSP芯片供電不穩(wěn)以及CPU內核電源與I/O電源上電時序不合理導致的DSP芯片存儲數據混亂、死機甚至損毀器件等問題。 |





