一種低抖動(dòng)接收器電路
基本信息

| 申請(qǐng)?zhí)?/td> | CN202210198084.9 | 申請(qǐng)日 | - |
| 公開(公告)號(hào) | CN114553207A | 公開(公告)日 | 2022-05-27 |
| 申請(qǐng)公布號(hào) | CN114553207A | 申請(qǐng)公布日 | 2022-05-27 |
| 分類號(hào) | H03K19/003(2006.01)I;H03K19/0185(2006.01)I | 分類 | 基本電子電路; |
| 發(fā)明人 | 洪鋒明 | 申請(qǐng)(專利權(quán))人 | 成都芯翼科技有限公司 |
| 代理機(jī)構(gòu) | 成都頂峰專利事務(wù)所(普通合伙) | 代理人 | - |
| 地址 | 610000四川省成都市金牛區(qū)金府路88號(hào)1棟1單元10層1036號(hào) | ||
| 法律狀態(tài) | - | ||
摘要

| 摘要 | 本發(fā)明公開了一種低抖動(dòng)接收器電路,包括第一比較器輸入級(jí)、第一遲滯控制電路、第二比較器輸入級(jí)、第二遲滯控制電路以及輸出級(jí)電路;第一比較器輸入級(jí)的輸入端正向接入一對(duì)差分信號(hào)IN+和IN?,第一比較器的輸出端與第一遲滯控制電路的輸入端連接,第一遲滯控制電路的輸出端與輸出級(jí)電路的輸入端連接;第二比較器輸入級(jí)的輸入端反向接入差分信號(hào)IN+和IN?,第二比較器的輸出端與第二遲滯控制電路的輸入端連接,第二遲滯控制電路的輸出端與輸出級(jí)電路的輸入端連接。本發(fā)明能夠使得第一比較器的正偏移閾值電壓和第二比較器的負(fù)偏移閾值電壓相互抵消,進(jìn)而可以消除由于閾值電壓偏移的占空比失真抖動(dòng),提高信號(hào)傳輸質(zhì)量。 |





