優(yōu)化高速線信號完整性的PCB結(jié)構(gòu)
基本信息

| 申請?zhí)?/td> | CN202021336263.7 | 申請日 | - |
| 公開(公告)號 | CN212573085U | 公開(公告)日 | 2021-02-19 |
| 申請公布號 | CN212573085U | 申請公布日 | 2021-02-19 |
| 分類號 | H05K1/02(2006.01)I | 分類 | 其他類目不包含的電技術(shù); |
| 發(fā)明人 | 侯啟亮;崔雅麗;王燦鐘 | 申請(專利權(quán))人 | 上海麥駿電子有限公司 |
| 代理機構(gòu) | 深圳市遠航專利商標事務(wù)所(普通合伙) | 代理人 | 袁浩華;田藝兒 |
| 地址 | 200120上海市浦東新區(qū)王橋路358號,置業(yè)路111號,利航路155號3幢3樓 | ||
| 法律狀態(tài) | - | ||
摘要

| 摘要 | 本實用新型公開了高速PCB領(lǐng)域中的一種優(yōu)化高速線信號完整性的PCB結(jié)構(gòu),PCB板上設(shè)有若干信號線組,每個信號線組內(nèi)設(shè)有一條或多條信號線,每條信號線與PCB板的一側(cè)邊的夾角為9?11°。本實用新型通過走線偏轉(zhuǎn)角度來平衡高速線在玻纖布的空洞上面穿過的長度,減少跨過空洞處走線而導(dǎo)致時序差異,最終達到信號完整性的要求。?? |





