AMR傳感器開關芯片的時序控制電路架構及控制方法
基本信息

| 申請?zhí)?/td> | CN202111424823.3 | 申請日 | - |
| 公開(公告)號 | CN114070273A | 公開(公告)日 | 2022-02-18 |
| 申請公布號 | CN114070273A | 申請公布日 | 2022-02-18 |
| 分類號 | H03K5/156(2006.01)I;H03K17/22(2006.01)I;H03K17/90(2006.01)I | 分類 | 基本電子電路; |
| 發(fā)明人 | 肖登艷;陳忠志;彭卓;趙翔 | 申請(專利權)人 | 成都芯進電子有限公司 |
| 代理機構 | 成都行之智信知識產權代理有限公司 | 代理人 | 王偉 |
| 地址 | 610000四川省成都市高新區(qū)(西區(qū))天辰路88號3號樓2單元401室 | ||
| 法律狀態(tài) | - | ||
摘要

| 摘要 | 本發(fā)明公開了一種AMR傳感器開關芯片的時序控制電路架構,快時鐘電路的F_CLK輸出端接第一組合邏輯運算模塊的CLK_1輸入端和第二組合邏輯運算模塊的CLK輸入端,快時鐘電路的EN輸入端接第一組合邏輯運算模塊的EN輸出端;慢時鐘電路的S_CLK輸出端接第一組合邏輯運算模塊的CLK_2輸入端;第一組合邏輯運算模塊的采用信號輸出端輸出采樣信號,EN輸出端輸出檢測使能信號;第二組合邏輯運算模塊的比較器使能信號輸出端輸出比較器使能信號,斬波輸出端輸出兩相斬波信號。本發(fā)明可降低磁阻開關芯片的工作電流,減小工作能耗,不易產生毛刺信號,采用斬波失調消除技術提高檢測精度。 |





