一種基于背柵效應(yīng)與溝道長度調(diào)制效應(yīng)的失調(diào)自校正運放
基本信息

| 申請?zhí)?/td> | CN201710452912.6 | 申請日 | - |
| 公開(公告)號 | CN107370463A | 公開(公告)日 | 2017-11-21 |
| 申請公布號 | CN107370463A | 申請公布日 | 2017-11-21 |
| 分類號 | H03F1/26(2006.01)I;H03F3/45(2006.01)I | 分類 | 基本電子電路; |
| 發(fā)明人 | 王紅義;陳晨;朱奧麟;周罡;曹燦 | 申請(專利權(quán))人 | 西安華泰半導(dǎo)體科技有限公司 |
| 代理機構(gòu) | 西安通大專利代理有限責(zé)任公司 | 代理人 | 西安華泰半導(dǎo)體科技有限公司 |
| 地址 | 710065 陜西省西安市高新區(qū)唐延南路十一號3幢1單元11834室 | ||
| 法律狀態(tài) | - | ||
摘要

| 摘要 | 一種基于背柵效應(yīng)與溝道長度調(diào)制效應(yīng)的失調(diào)自校正運放,包括運算放大器模塊、比較器模塊、控制邏輯單元、邏輯校準(zhǔn)單元、可編程電阻和四位DAC模塊;比較器模塊同相端接運算放大器模塊的輸出電壓VOUT,反相端接VDD/2;比較器模塊的輸出端連接邏輯控制單元的輸入端,邏輯控制單元的輸出端連接邏輯校準(zhǔn)單元;邏輯校準(zhǔn)單元連接四位DAC模塊,四位DAC模塊連接運算放大器模塊;邏輯校準(zhǔn)單元和運算放大器模塊之間還設(shè)置有可編程電阻。本發(fā)明校準(zhǔn)失調(diào)的過程分為粗調(diào)和細調(diào)兩個過程:利用電流鏡的襯底偏置效應(yīng)進行粗調(diào),利用輸入管的襯底偏置效應(yīng)進行細調(diào),有效的提高了精度。 |





