一種抑制PCB走線串?dāng)_的電路
基本信息

| 申請(qǐng)?zhí)?/td> | CN202121382271.X | 申請(qǐng)日 | - |
| 公開(kāi)(公告)號(hào) | CN215186694U | 公開(kāi)(公告)日 | 2021-12-14 |
| 申請(qǐng)公布號(hào) | CN215186694U | 申請(qǐng)公布日 | 2021-12-14 |
| 分類(lèi)號(hào) | H03K19/003(2006.01)I | 分類(lèi) | 基本電子電路; |
| 發(fā)明人 | 關(guān)盈 | 申請(qǐng)(專(zhuān)利權(quán))人 | 山東浪潮科學(xué)研究院有限公司 |
| 代理機(jī)構(gòu) | 濟(jì)南泉城專(zhuān)利商標(biāo)事務(wù)所 | 代理人 | 李桂存 |
| 地址 | 250101山東省濟(jì)南市歷下區(qū)高新區(qū)浪潮路1036號(hào)S02號(hào)樓 | ||
| 法律狀態(tài) | - | ||
摘要

| 摘要 | 一種抑制PCB走線串?dāng)_的電路,運(yùn)算放大器Ⅰ和運(yùn)算放大器Ⅱ工作在線性區(qū),輸入電流為零,差模輸入電壓為零,電阻Ⅱ?yàn)橄蘖麟娮?,作用是克服運(yùn)放進(jìn)入非線性區(qū)而不能自動(dòng)恢復(fù),輸入信號(hào)經(jīng)過(guò)電阻Ⅱ后輸入運(yùn)算放大器Ⅰ,運(yùn)算放大器Ⅱ、電容、電阻Ⅲ、電阻Ⅳ和電阻Ⅵ構(gòu)成積分電路,目的是作為運(yùn)算放大器Ⅰ的反饋電路,最終運(yùn)算放大器Ⅰ輸出電壓信號(hào)達(dá)到了抑制串?dāng)_的目的,避免了設(shè)計(jì)中繞線過(guò)多或線間距過(guò)大造成設(shè)計(jì)PCB空間不足,而且節(jié)省了工作量,不會(huì)增加電路板的層數(shù)和復(fù)雜度。 |





