一種FPGA片上低功耗系統(tǒng)
基本信息

| 申請?zhí)?/td> | CN201310258547.7 | 申請日 | - |
| 公開(公告)號 | CN103346779B | 公開(公告)日 | 2016-01-06 |
| 申請公布號 | CN103346779B | 申請公布日 | 2016-01-06 |
| 分類號 | H03K19/177(2006.01)I | 分類 | 基本電子電路; |
| 發(fā)明人 | 何弢 | 申請(專利權(quán))人 | 成都鴻智電通微電子有限公司 |
| 代理機構(gòu) | 成都高遠知識產(chǎn)權(quán)代理事務所(普通合伙) | 代理人 | 成都鴻芯紀元科技有限公司;北京鴻智電通科技有限公司 |
| 地址 | 610041 四川省成都市高新區(qū)天府大道北段1480號6幢102室 | ||
| 法律狀態(tài) | - | ||
摘要

| 摘要 | 本發(fā)明公開一種FPGA片上低功耗系統(tǒng),包括參考電壓電路、上電復位模塊、DLL電源模塊、SRAM電源模塊;所述參考電壓電路提供1.2V和1.8V的雙電壓基準,上電復位模塊包括一個在芯片電源上升到1.6V時發(fā)出上電復位的POR脈沖信號的上電復位電路,DLL電源模塊包括一個為DLL延遲鏈提供2V電壓的穩(wěn)壓器,所述SRAM電源模塊從芯片電源VDD通過電壓變換得到另一電壓SRAMVDD,所述SRAMVDD電壓高于電壓VDD,電壓SRAMVDD和電壓VDD分別加在不同的SRAM單元上,SRAMVDD電壓同時加在SRAM單元的PMOS晶體管的源端和PMOS晶體管的襯底上。本發(fā)明能降低FPGA芯片了芯片的動態(tài)開關(guān)功耗和短路功率,降低SRAM存儲器的動態(tài)開關(guān)功耗和靜態(tài)直流功率,提高FPGA芯片的安全性和工作的穩(wěn)定性。 |





