時鐘同步方法和裝置
基本信息

| 申請?zhí)?/td> | CN201110181184.2 | 申請日 | - |
| 公開(公告)號 | CN102394715B | 公開(公告)日 | 2016-09-07 |
| 申請公布號 | CN102394715B | 申請公布日 | 2016-09-07 |
| 分類號 | H04J3/06(2006.01)I | 分類 | 電通信技術(shù); |
| 發(fā)明人 | 徐寶華;王枚;徐玲燕 | 申請(專利權(quán))人 | 煙臺惠通網(wǎng)絡(luò)技術(shù)有限公司 |
| 代理機(jī)構(gòu) | 深圳市神州聯(lián)合知識產(chǎn)權(quán)代理事務(wù)所(普通合伙) | 代理人 | 煙臺惠通網(wǎng)絡(luò)技術(shù)有限公司;煙臺惠通網(wǎng)絡(luò)科技有限公司 |
| 地址 | 264003 山東省煙臺市萊山區(qū)明達(dá)西路11號 | ||
| 法律狀態(tài) | - | ||
摘要

| 摘要 | 本發(fā)明公開了一種時鐘同步方法和裝置,其中,該方法包括:計算本地時鐘與主時鐘之間的頻率漂移和時間偏移;使用頻率漂移對本地時鐘進(jìn)行校準(zhǔn),并使用時間偏移對秒脈沖信號進(jìn)行校準(zhǔn);使用校準(zhǔn)后的本地時鐘、校準(zhǔn)后的秒脈沖信號以及校準(zhǔn)后的秒脈沖信號的上升沿的時刻值TOD對物理層芯片中的工作時鐘和時間戳模塊的時間進(jìn)行同步。本發(fā)明解決了現(xiàn)有技術(shù)中由于物理層芯片引入的網(wǎng)絡(luò)鏈路時延的不確定性和雙向路徑的不對稱性而導(dǎo)致的同步精度低的問題,并且實現(xiàn)了多個物理層芯片與主時鐘的時間同步。 |





