一種FPGA上電復(fù)位系統(tǒng)

基本信息

申請(qǐng)?zhí)?/td> CN201320364095.6 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN203416233U 公開(kāi)(公告)日 2014-01-29
申請(qǐng)公布號(hào) CN203416233U 申請(qǐng)公布日 2014-01-29
分類號(hào) H03K17/22(2006.01)I 分類 基本電子電路;
發(fā)明人 何弢 申請(qǐng)(專利權(quán))人 北京芯詣世紀(jì)科技有限公司
代理機(jī)構(gòu) 成都高遠(yuǎn)知識(shí)產(chǎn)權(quán)代理事務(wù)所(普通合伙) 代理人 李高峽
地址 610041 四川省成都市高新區(qū)天府大道北段1480號(hào)6幢102室
法律狀態(tài) -

摘要

摘要 本實(shí)用新型公開(kāi)一種FPGA上電復(fù)位系統(tǒng),包括用于產(chǎn)生上電復(fù)位的POR脈沖信號(hào)的上電復(fù)位電路、用于確保POR信號(hào)的復(fù)位有效性的復(fù)位信號(hào)驗(yàn)證電路,上電復(fù)位電路和復(fù)位信號(hào)驗(yàn)證電路相連接,上電復(fù)位電路在芯片第一電源VDD上升到1.6V時(shí)發(fā)出上電復(fù)位的POR脈沖信號(hào),POR脈沖信號(hào)用于控制FPGA芯片的復(fù)位;本實(shí)用新型在FPGA芯片上電的過(guò)程中降低了芯片的動(dòng)態(tài)開(kāi)關(guān)功耗和短路功率,提高FPGA芯片的安全性和啟動(dòng)的穩(wěn)定性。