一種降低LDPC誤碼平層的方法

基本信息

申請?zhí)?/td> CN201811064276.0 申請日 -
公開(公告)號 CN109412611B 公開(公告)日 2022-06-10
申請公布號 CN109412611B 申請公布日 2022-06-10
分類號 H03M13/29(2006.01)I 分類 基本電子電路;
發(fā)明人 龔暉 申請(專利權)人 珠海妙存科技有限公司
代理機構 廣州嘉權專利商標事務所有限公司 代理人 -
地址 519000廣東省珠海市高新區(qū)金唐路1號港灣1號科技園港9棟4樓
法律狀態(tài) -

摘要

摘要 本發(fā)明的技術方案包括一種降低LDPC誤碼平層的方法,用于實現(xiàn):使用常規(guī)的初步校驗后統(tǒng)計不滿足的校驗式的個數(shù),預設合適的門限,在不滿足校驗式的個數(shù)小于所設門限的情況下,根據(jù)不滿足的校驗式獲取對應的碼字,執(zhí)行糾正,降低誤碼平層。本發(fā)明的有益效果為:嘗試通過翻轉比特來降低誤碼平層的方法,通過預設的迭代次數(shù)和門限,避免解碼失敗進入死循環(huán)并高效的進行CRC聯(lián)合校驗,配合預設的翻轉策略進行比特翻轉,可以大幅降低誤碼平層,提高解碼成功率。