一種雷達(dá)收發(fā)模擬集成系統(tǒng)及其應(yīng)用
基本信息

| 申請?zhí)?/td> | CN201910785503.7 | 申請日 | - |
| 公開(公告)號 | CN110515040A | 公開(公告)日 | 2019-11-29 |
| 申請公布號 | CN110515040A | 申請公布日 | 2019-11-29 |
| 分類號 | G01S7/02;G01S7/40 | 分類 | 測量;測試; |
| 發(fā)明人 | 李受明;田茂 | 申請(專利權(quán))人 | 睿清電子技術(shù)(南京)有限公司 |
| 代理機(jī)構(gòu) | 北京成實(shí)知識產(chǎn)權(quán)代理有限公司 | 代理人 | 睿清電子技術(shù)(南京)有限公司 |
| 地址 | 210000 江蘇省南京市雨花臺區(qū)軟件大道170-1號5號樓二樓東側(cè) | ||
| 法律狀態(tài) | - | ||
摘要

| 摘要 | 本發(fā)明公開了一種雷達(dá)收發(fā)模擬集成系統(tǒng)及其應(yīng)用,包括主控板、并行計(jì)算處理卡、存儲模塊、接口模塊及通過背板PCI?e高速串行總線點(diǎn)對點(diǎn)互聯(lián)實(shí)現(xiàn)業(yè)務(wù)通訊,本設(shè)備對外采用多個高數(shù)據(jù)率的收發(fā)光模塊進(jìn)行數(shù)據(jù)交互,支持輸入輸出數(shù)據(jù)率大,可實(shí)現(xiàn)實(shí)時數(shù)據(jù)進(jìn)出系統(tǒng);系統(tǒng)采用PCI?e總線進(jìn)行通訊,數(shù)據(jù)率高,板間通訊延時小,系統(tǒng)響應(yīng)快;數(shù)據(jù)記錄板采用SATA總線SSD盤,且多盤并連,落盤數(shù)據(jù)率高,擴(kuò)展性好,通過插入SSD盤進(jìn)行存儲深度擴(kuò)展,最大可支持16TB,可長時間進(jìn)行數(shù)據(jù)記錄;利用GPU進(jìn)行并行計(jì)算和利用第一FPGA進(jìn)行實(shí)時邏輯計(jì)算,基于機(jī)器學(xué)習(xí)算法可實(shí)時計(jì)算生成復(fù)雜波形,供雷達(dá)發(fā)射使用,延時極小,諸多優(yōu)點(diǎn)使配套雷達(dá)大幅提升作戰(zhàn)性能。 |





