一種低硬件開銷的分段線性函數(shù)的硬件實現(xiàn)方法
基本信息

| 申請?zhí)?/td> | CN202110423171.5 | 申請日 | - |
| 公開(公告)號 | CN113065648A | 公開(公告)日 | 2021-07-02 |
| 申請公布號 | CN113065648A | 申請公布日 | 2021-07-02 |
| 分類號 | G06N3/063;G06N3/04 | 分類 | 計算;推算;計數(shù); |
| 發(fā)明人 | 張國和;羅丹;張劍;陳琳 | 申請(專利權)人 | 江蘇思遠集成電路與智能技術研究院有限公司 |
| 代理機構 | 常州盛鑫專利代理事務所(普通合伙) | 代理人 | 劉燕芝 |
| 地址 | 710049 陜西省西安市咸寧西路28號 | ||
| 法律狀態(tài) | - | ||
摘要

| 摘要 | 本發(fā)明公開了一種低硬件開銷的分段線性函數(shù)的硬件實現(xiàn)方法,該實現(xiàn)方法可用于對雙重峰STDP規(guī)則(PSTDP),三重峰STDP規(guī)則(TSTDP),強化STDP規(guī)則(RL?STDP)等進行硬件實現(xiàn),該方法在有輸入值時優(yōu)先判斷輸入值所在分段,對處于任何分段的輸入值,都可以利用信號控制完成兩次移位運算和兩次加法運算,得到函數(shù)計算結果,從而避免了為函數(shù)的每個分段設計運算電路,低硬件開銷的實現(xiàn)了分段線性函數(shù)。該實現(xiàn)方法設計的電路包括有移位寄存器,多路選擇器,加法器等結構,該方法面向神經網絡硬件加速,減少了電路資源的使用,提升了計算效率,具有低面積低功耗的特點,可減少指數(shù)函數(shù)實現(xiàn)的硬件規(guī)模,提升網絡的計算效能。 |





