工業(yè)級ARM芯片的控制方法、控制裝置、存儲介質(zhì)和電子設(shè)備
基本信息

| 申請?zhí)?/td> | CN202110713706.2 | 申請日 | - |
| 公開(公告)號 | CN113467837A | 公開(公告)日 | 2021-10-01 |
| 申請公布號 | CN113467837A | 申請公布日 | 2021-10-01 |
| 分類號 | G06F9/38(2006.01)I;G06F1/06(2006.01)I | 分類 | 計(jì)算;推算;計(jì)數(shù); |
| 發(fā)明人 | 詹明溪;張敏;謝耀華;陳毓良;曾晟;吳李琳 | 申請(專利權(quán))人 | 廈門碼靈半導(dǎo)體技術(shù)有限公司 |
| 代理機(jī)構(gòu) | 北京康達(dá)聯(lián)禾知識產(chǎn)權(quán)代理事務(wù)所(普通合伙) | 代理人 | 羅延紅 |
| 地址 | 361026福建省廈門市海滄區(qū)中國(福建)自由貿(mào)易試驗(yàn)區(qū)廈門片區(qū)(保稅港區(qū))海景南二路45號4樓03單元F0102 | ||
| 法律狀態(tài) | - | ||
摘要

| 摘要 | 本發(fā)明實(shí)施例提供一種工業(yè)級ARM芯片的控制方法、控制裝置、計(jì)算機(jī)可讀存儲介質(zhì)和電子設(shè)備。該工業(yè)級ARM芯片的控制方法包括:在開機(jī)階段,向ARM芯片輸出低電平的復(fù)位信號PRST_N,使得ARM芯片進(jìn)入全局復(fù)位狀態(tài);向ARM芯片持續(xù)輸出與ARM芯片的32K時鐘匹配的時鐘信號;自輸出時鐘信號起預(yù)定時長后,向ARM芯片輸出高電平的復(fù)位信號PRST_N,使得ARM芯片退出全局復(fù)位狀態(tài)。對于不需要實(shí)時時鐘的嵌入式設(shè)備,不僅通過外部設(shè)備為ARM芯片提供時鐘信號,簡化了ARM芯片的結(jié)構(gòu)并降低成本,而且在ARM芯片的啟動過程中,能夠?qū)⑸想姾?2K時鐘的起振時長(PRST_N為低的時長)控制在瞬間完成,整個開機(jī)階段持續(xù)的時長可在10ms內(nèi)完成,由此大大地縮短了工業(yè)級ARM芯片開機(jī)啟動過程的時間長度。 |





