一種基于SRIO的獨(dú)立雙通道數(shù)據(jù)傳輸系統(tǒng)
基本信息

| 申請?zhí)?/td> | CN201721481177.3 | 申請日 | - |
| 公開(公告)號 | CN207339846U | 公開(公告)日 | 2018-05-08 |
| 申請公布號 | CN207339846U | 申請公布日 | 2018-05-08 |
| 分類號 | H04B3/04;H04L12/40 | 分類 | 電通信技術(shù); |
| 發(fā)明人 | 褚毅宏;王鋒;吳樹奎;李瑞峰;魏磊;朱志凱;何廣印;劉錦 | 申請(專利權(quán))人 | 武漢華訊國蓉科技有限公司 |
| 代理機(jī)構(gòu) | 北京輕創(chuàng)知識(shí)產(chǎn)權(quán)代理有限公司 | 代理人 | 武漢華訊國蓉科技有限公司 |
| 地址 | 430074 湖北省武漢市東湖新技術(shù)開發(fā)區(qū)光谷大道35號銀久科技產(chǎn)業(yè)園(二期)03幢5層2號 | ||
| 法律狀態(tài) | - | ||
摘要

| 摘要 | 本實(shí)用新型公開了一種基于SRIO的獨(dú)立雙通道數(shù)據(jù)傳輸系統(tǒng),包括:上位機(jī)和中頻卡,中頻卡包括:依次連接的多個(gè)DAC模塊、第一FPGA芯片、第二FPGA芯片和多個(gè)DDR3緩存芯片;第一FPGA芯片包括:多個(gè)DAC控制器和第一SRIO控制器;第二FPGA芯片包括:與上位機(jī)連接的PCI?E控制器,與PCI?E控制器連接的多個(gè)DDR緩存器,以及第二SRIO控制器。本實(shí)用新型的有益效果是:實(shí)現(xiàn)了FPGA間單個(gè)SRIO接口傳輸多路獨(dú)立數(shù)據(jù)的功能,解決了過去FPGA之間多路獨(dú)立數(shù)據(jù)只能使用多個(gè)SRIO接口,造成資源和成本浪費(fèi)的問題,提高了總線利用率。 |





