分頻結(jié)構(gòu)

基本信息

申請(qǐng)?zhí)?/td> CN202010122250.8 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN113315491A 公開(kāi)(公告)日 2021-08-27
申請(qǐng)公布號(hào) CN113315491A 申請(qǐng)公布日 2021-08-27
分類號(hào) H03K3/023(2006.01)I;H03K23/66(2006.01)I 分類 基本電子電路;
發(fā)明人 周航;吳召雷 申請(qǐng)(專利權(quán))人 成都納能微電子有限公司
代理機(jī)構(gòu) - 代理人 -
地址 610000四川省成都市高新區(qū)益州大道1858號(hào)軟件園G5號(hào)樓708
法律狀態(tài) -

摘要

摘要 本發(fā)明涉及一種分頻結(jié)構(gòu),包括輸入時(shí)鐘信號(hào)端、與所述輸入時(shí)鐘信號(hào)端相連的第一整數(shù)分頻器及第二整數(shù)分頻器、與所述第一整數(shù)分頻器和所述第二整數(shù)分頻器相連的分頻比設(shè)置端、與所述第一整數(shù)分頻器和所述第二整數(shù)分頻器相連的倍頻電路、與所述倍頻電路相連的二分頻電路及與所述二分頻電路相連的輸出時(shí)鐘信號(hào)端,所述第一整數(shù)分頻器及所述第二整數(shù)分頻器根據(jù)所述輸入時(shí)鐘信號(hào)端的輸入時(shí)鐘頻率及所述分頻比設(shè)置端的分頻比,分別輸出第一時(shí)鐘信號(hào)及第二時(shí)鐘信號(hào)至所述倍頻電路,所述倍頻電路輸出第三時(shí)鐘信號(hào)至所述二分頻電路,所述二分頻電路產(chǎn)生占空比為50%的輸出時(shí)鐘至所述輸出時(shí)鐘信號(hào)端。