突發(fā)同步的實(shí)現(xiàn)方法及裝置
基本信息

| 申請?zhí)?/td> | CN99119348.2 | 申請日 | - |
| 公開(公告)號 | CN1121103C | 公開(公告)日 | 2003-09-10 |
| 申請公布號 | CN1121103C | 申請公布日 | 2003-09-10 |
| 分類號 | H04J14/08;H04L7/02 | 分類 | 電通信技術(shù); |
| 發(fā)明人 | 孫曙和;陳雪;張旭 | 申請(專利權(quán))人 | 北京北郵電信科技股份有限公司 |
| 代理機(jī)構(gòu) | 北京德琦知識產(chǎn)權(quán)代理有限公司 | 代理人 | 北京格林威爾科技發(fā)展有限公司 |
| 地址 | 100883北京市海淀區(qū)東王莊小區(qū)33樓2層 | ||
| 法律狀態(tài) | - | ||
摘要

| 摘要 | 實(shí)現(xiàn)突發(fā)同步的方法,特征是對串行數(shù)據(jù)經(jīng)多拍延時器延時成多相數(shù)據(jù)再和關(guān)鍵字作相關(guān)比較,根據(jù)相關(guān)結(jié)果確定某相數(shù)據(jù)與主時鐘同步。用本發(fā)明方法實(shí)現(xiàn)的裝置,由多拍延時器、抽樣器、相關(guān)器、選擇器及接入各部分的主時鐘構(gòu)成,不需要現(xiàn)有技術(shù)中的相位校準(zhǔn),使結(jié)構(gòu)簡化,并可免除多相時鐘所帶來的缺點(diǎn),也簡化FPGA外圍電路,還容易消除亞穩(wěn)態(tài)對電路的影響。 |





