封裝后的目標(biāo)電流自動(dòng)修調(diào)電路和集成芯片

基本信息

申請(qǐng)?zhí)?/td> CN202210005400.6 申請(qǐng)日 -
公開(公告)號(hào) CN114371756A 公開(公告)日 2022-04-19
申請(qǐng)公布號(hào) CN114371756A 申請(qǐng)公布日 2022-04-19
分類號(hào) G05F1/56(2006.01)I 分類 控制;調(diào)節(jié);
發(fā)明人 詹易霖;李國(guó)勛;黃英杰 申請(qǐng)(專利權(quán))人 深圳市迪浦電子有限公司
代理機(jī)構(gòu) 深圳中一聯(lián)合知識(shí)產(chǎn)權(quán)代理有限公司 代理人 梁姍
地址 518000廣東省深圳市福田區(qū)華強(qiáng)北街道上步工業(yè)區(qū)1號(hào)廠房第六層B605室
法律狀態(tài) -

摘要

摘要 本發(fā)明屬于集成芯片技術(shù)領(lǐng)域,尤其涉及一種封裝后的目標(biāo)電流自動(dòng)修調(diào)電路和集成芯片,其中,目標(biāo)電流自動(dòng)修調(diào)電路包括基準(zhǔn)電路、阻抗補(bǔ)償電路、電壓比較電路和邏輯修調(diào)電路,邏輯修調(diào)電路根據(jù)測(cè)試信號(hào)自動(dòng)輸出修調(diào)控制信號(hào)至阻抗補(bǔ)償電路,從而使得阻抗補(bǔ)償電路實(shí)現(xiàn)對(duì)封裝銅線進(jìn)行阻抗補(bǔ)償,使得第二引腳的電壓逐步上升至第一引腳的電壓值,當(dāng)兩者相等時(shí),邏輯修調(diào)電路接收到翻轉(zhuǎn)后的預(yù)設(shè)電平,從而停止修調(diào)并鎖定當(dāng)前電阻值和當(dāng)前的邏輯值,邏輯值可存入集成芯片內(nèi)的寄存器,從而使得集成芯片修調(diào)至目標(biāo)電流大小,不受封裝銅線的影響,提高了修調(diào)精準(zhǔn)度。